访问电脑版页面

导航:老古开发网手机版PCB设计

处理蛇形线时的几点建议

导读:
关键字:
1. 尽量增加平行线段的距离(S),至少大于3H,H指信号走线到参考平面的距离。通俗的说就是绕大弯走线,只要S足够大,就几乎能完全避免相互的耦合效应。
2. 减小耦合长度Lp,当两倍的Lp延时接近或超过信号上升时间时,产生的串扰将达到饱和。
3. 带状线(Strip-Line)或者埋式微带线(Embedded Micro-strip)的蛇形线引起的信号传输延时小于微带走线(Micro-strip)。理论上,带状线不会因为差模串扰影响传输速率。
4. 高速以及对时序要求较为严格的信号线,尽量不要走蛇形线,尤其不能在小范围内蜿蜒走线。
5. 可以经常采用任意角度的蛇形走线,能有效的减少相互间的耦合。
6. 高速PCB设计中,蛇形线没有所谓滤波或抗干扰的能力,只可能降低信号质量,所以只作时序匹配之用而无其它目的。
7. 有时可以考虑螺旋走线的方式进行绕线,仿真表明,其效果要优于正常的蛇形走线。
来源:   作者:  2005/1/22 0:00:00
栏目: [ PCB设计]

相关阅读

电路板中的过孔

平衡PCB层叠设计方法

PCB Layout中直角走线会产生什么影响?

PCB加工之干膜和湿膜比较

如何提高电子产品的抗干扰能力和电磁兼容性

电路设计常用(部分)软件介绍

处理蛇形线时的几点建议

Protel软件在高频布线中的技巧

PCB的电磁兼容性设计

印制电路板的可靠性设计—地线设计

PCB布线的地线干扰与抑制

印制电路板的可靠性设计-去耦电容配置

PCB设计的十大误区-电容的布局布线

印制电路板设计原则和抗干扰措施

印制线路板问题

PCB的输电系统(PDS)设计

电路板最新国际规范导读

编解码电路板设计指南

Altium宣布支持Lattice FPGA器件

Protel到Allegro格式转换方法及步骤